Cadence原理图层次化设计
背景:
工作幾年,硬件原理圖一直都是平坦式設計,幾經輾轉,入職一家新的公司,新公司設計工具是AD,并且硬件原理圖都是層次化設計,在此背景下,本人Cadence原理圖就由平坦式轉入層次化設計。
概述:
層次式電路設計(Hierarchical Design):通常是在設計比較復雜的電路和系統時采用的一種自上而下的電路設計方法,即首先在一張圖紙上設計電路總體框圖,然后再在另外層次圖紙上設計每個框圖代表的子電路結構,下一層次中還可以包括框圖,按層次關系將子電路框圖逐級細分,直到最低層次上為具體電路圖,不再包括子電路框圖。
層次式電路設計的優點:
1)分工,將一個復雜的電路設計分為幾個部分,分配給幾個工程技術人員同時進行設計。
2)模塊化,讓具有不同特長的設計人員負責不同部分的設計。
3)設備限制,打印輸出設備不支持幅面過大的電路圖頁面。
4)自上而下的設計策略,目前該策略已成為電路和系統設計的主流。
原理圖層次化設計步驟:
1)新建原理圖Project,執行File---New---Project
2)在原理圖頁中,設計電路總體框圖,執行菜單命令Place--> Hierarchical Block
3)添加層次圖端口,,執行菜單命令Place-->Hierarchical PIN
4)創建各層次圖對應的電路圖頁文件夾,選中層次塊,雙擊,系統自動創建新的電路圖頁
5)在各層次圖電路圖頁中設計具體電路
6)原理圖有改動時,選中框圖中層次模塊,點擊鼠標右鍵,菜單中Synchronize Up 向上更新,? ? ? ? ? Synchronize Down向下更新
走過的路,踩過的坑:
Cadence原理圖層次化設計中,走過的一些路,踩過一些坑,在此記錄一下。
1 AD格式原理圖轉換為Cadence格式時,頂層圖紙是轉換不了的(應該是AD與Cadence格式不兼? ? ?容導致),另外,AD格式各子圖的轉換也不能一下子就轉換成功,必須將各子圖一個個建立工程,然后單張裝換為Cadence格式圖紙。
2 各子圖間的連接,尤其是做一些復雜工程時,需要連接的線的種類復雜包括單端、差分及其他總線類時,最好創建NetGroup進行連接,不然子圖接口Hiearchical Pin會創建的比較多。
總結
以上是生活随笔為你收集整理的Cadence原理图层次化设计的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 又一年没有中国队的世界杯,你还会熬夜打c
- 下一篇: Python 英文分词