[zz] 数字芯片后端实现:LVT, RVT, HVT 的区别
生活随笔
收集整理的這篇文章主要介紹了
[zz] 数字芯片后端实现:LVT, RVT, HVT 的区别
小編覺得挺不錯的,現(xiàn)在分享給大家,幫大家做個參考.
轉(zhuǎn)自: http://blog.eetop.cn/blog-1413227-6944466.html
如有侵權(quán),請聯(lián)系本人刪除。謝謝。
這幾個都是CMOS集成電路的Vth閾值電壓相關(guān)的基本概念。通常將傳輸特性曲線中輸出電壓隨輸入電壓改變而急劇變化轉(zhuǎn)折區(qū)的中點對應(yīng)的輸入電壓稱為閾值電壓。
HVT = High V threshold. Can be used in the path where timing is not critical. So by using HVT cells we can save power.
LVT - Low V threshold. One should use these cells in timing critical paths. These cells are fast but , comsumes more power due to its leakage. So it will consume more power. So use only when timing is critical.
SVT- Standard V threshold. Best of both world. Medium delay and medium power requirment. So if timing is not met by small magin with HVT, you should try with SVT. And at last LVT.
RVT-?Regular?V threshold. ?Another name for SVT.
SLVT-Super low V threshold.
閾值電壓越低,因為飽和電流變小,所以速度性能越高;但是因為漏電流會變大,因此功耗會變差。
速度大小按快到慢依次排列為SLVT, LVT, RVT, HVT。 功耗大小卻正好相反。即HVT的cell其閾值電壓最大其摻雜濃度越高,其泄露功耗最小;
對于NPN的晶體管是n型半導(dǎo)體,其導(dǎo)電是電子,P襯底多子是空穴,摻雜越高電子越少,越難以導(dǎo)電,閾值電壓上升,泄露功耗變少。 對于PNP晶體管是P型半導(dǎo)體,其導(dǎo)電是空穴,N型襯底是電子,摻雜越高空穴越少,越難以導(dǎo)電。
總結(jié)
以上是生活随笔為你收集整理的[zz] 数字芯片后端实现:LVT, RVT, HVT 的区别的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: mui 启动页和引导页
- 下一篇: 两个list求差