adcclk最大_TMS320F28xxADC配置说明中文版
Bit(s)
Name
Description
15
Reserved
讀為
0
,寫無效
14
RESET
ADC
模塊軟件復位。此位導致整個
ADC
模塊的主復位。當將器件復位引腳
拉低時(或上電復位后),所有寄存器位和序列發生器狀態機制復位到初
始狀態。
這是一個一次效應位,
也即將此位置
1
后,
將立即自行清除此位。
此位的讀數總是返回
0
值。
ADC
復位也有
2
個時鐘周期的延遲(即在復位
ADC
的指令后經過
2
個
ADC
時鐘周期之前,不應修改其它
ADC
控制寄存
器位)。
0
無影響
1
復位整個
ADC
模塊(然后由
ADC
邏輯電路將該位設置回
0
)
注:
在系統復位期間將復位
ADC
模塊。
如果需要在其它任何時間復位
ADC
模塊,可通過向此位寫入
1
來實現。經歷
2
個
ADC
時鐘域周期后,可向
ADCCTRL1
寄存器位寫入適當的值。下例假定
150MHz
的
DSP
時鐘和
25MHz
的
ADCCLK
。匯編代碼:
MOV?ADCTRL1,?#01xxxxxxxxxxxxxxb;?Resets?the?ADC?(RESET?=?1)
RPT
#10
||
NOP
;
Provides
the
required
delay
between
writes
to
ADCTRL1
MOV?ADCTRL1,?#00xxxxxxxxxxxxxxb?;?Configures?ADCTRL1?to
user-desired?value
13-12
SUSMOD1-SUSMOD0
仿真掛起模式。這些位決定出現仿真掛起(例如,因調試器觸及斷點)時
發生的事件。
00
模式
0
。忽略仿真掛起。
01
模式
1
。完成當前序列鎖定最終結果且更新狀態機制之后,序列
發生器和其輪詢
程序邏輯停止。
10
模式
2
。完成當前轉換、鎖定結果且更新狀態機制之后,序列發
生器和其它輪詢
程序邏輯停止。
11
模式
3
。仿真掛起時,序列發生器和其它輪詢程序邏輯立即停止。
11-8
ACQ_PS3-ACQ_PS0
采集窗口大小。
此位字段控制
SOC
脈寬,
后者確定采樣開關關閉的時間段。
SOC
脈寬為
ADCTRL1[11:8]?+?1
乘以
ADCLK
周期。
7
CPS
內核時鐘預分頻器。預分頻器用于對器件外設時鐘
HSPCLK
進行分頻。
0??ADCCLK?=?Fclk/1
1??ADCCLK?=?Fclk/2
注:
CLK?=
被預分頻的
HSPCLK?(ADCCLKPS[3:0])
總結
以上是生活随笔為你收集整理的adcclk最大_TMS320F28xxADC配置说明中文版的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: el-drawer点击的时候为什么有边框
- 下一篇: php ppt read_php怎么读取