硬件工程师在笔试中容易遇到的题目
名企硬件工程師面試考題大全
一、模擬電路
1、基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子)
2、平板電容公式(C=εS/4πkd)。(未知)
3、最基本的如三極管曲線特性。(未知)
4、描述反饋電路的概念,列舉他們的應(yīng)用。(仕蘭微電子)
5、負(fù)反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);負(fù)反 饋的優(yōu)點(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非 線性失真,有效地擴(kuò)展放大器的通頻帶,自動調(diào)節(jié)作用)(未知)
6、放大電路的頻率補償?shù)哪康氖鞘裁?#xff0c;有哪些方法?(仕蘭微電子)
7、頻率響應(yīng),如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個方法。(未知)
8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸)
9、基本放大電路種類(電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器),優(yōu)缺 點,特別是廣泛采用差分結(jié)構(gòu)的原因。(未知)
10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知)
11、畫差放的兩個輸入管。(凹凸)
12、畫出由運放構(gòu)成加法、減法、微分、積分運算的電路原理圖。并畫出一個晶體管級的 運放電路。(仕蘭微電子)
13、用運算放大器組成一個10倍的放大器。(未知)
14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),并求輸出端某點 的 rise/fall時間。(Infineon筆試試題)
15、電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電 壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾 波器。當(dāng)RC<<T時,給出輸入電壓波形圖,繪制兩種電路的輸出波形圖。(未知)&NBSP; />
16、有源濾波器和無源濾波器的原理及區(qū)別?(新太硬件)
17、有一時域信號S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),當(dāng)其通過低通、 帶通、高通濾波器后的信號表示方式。(未知)
18、選擇電阻時要考慮什么?(東信筆試題)
19、在CMOS電路中,要有一個單管作為開關(guān)管精確傳遞模擬低電平,這個單管你會用P管 還是N管,為什么?(仕蘭微電子)
20、給出多個mos管組成的電路求5個點的電壓。(Infineon筆試試題)
21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請畫出你知道的線路結(jié)構(gòu),簡單描述 其優(yōu)缺點。(仕蘭微電子)
22、畫電流偏置的產(chǎn)生電路,并解釋。(凹凸)
23、史密斯特電路,求回差電壓。(華為面試題)
24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應(yīng)該是單片機(jī)的,12分之一周期....) (華為面試題)
25、LC正弦波振蕩器有哪幾種三點式振蕩電路,分別畫出其原理圖。(仕蘭微電子)
?
趣味數(shù)學(xué)和應(yīng)用數(shù)學(xué)題
(1)使用下列每組數(shù)字,排出加減乘除的公式,得出“24”.第一組“1、2、3、4”;第二組“5、6、7、8”;第三組“3、3、8、8”.
(2)10個人排隊戴帽子,10個黃帽子,9個藍(lán)帽子,戴好后,后面的人可以看見前面所有人的帽子,然后從后面問起,問自己頭上的帽子是什么顏色,結(jié)果一直問了9個人都說不知道,而最前面的人卻知道自己頭上的帽子的顏色.問是什么顏色,為什么?
(3)一個班有m名同學(xué),問m為多少時,有兩人同一天生日的概率為0.6.建立數(shù)學(xué)模型并解答.同時說明該模型適用于通信中的那些情況.
(4)為了解決學(xué)生洗澡難的問題,東方學(xué)校新建一座澡堂,水龍頭數(shù)為m,每天開放k小時,如果學(xué)生人數(shù)為n,每位學(xué)生每周洗一次澡,每次須半小時,學(xué)生到達(dá)澡堂服從均勻分布,問當(dāng)m為多少時,學(xué)生洗澡等待時間不超過10分鐘.建立數(shù)學(xué)模型并解答.同時請說明該模型適用于通信中的那些情況.
(5)有若干臺型號相同的聯(lián)合收割機(jī),收割一片土地上的小麥,若同時投入工作至收割完畢需用24小時;但它們是每隔相同的時間順序投入工作的,每一臺投入工作后都一直工作到小麥?zhǔn)崭钔戤?如果第一臺收割時間是最后一臺的5倍,請問:用這種收割方法收割完這片土地上的小麥需用多長時間?
(6)有一批貨,如果本月初出售,可獲利100元,然后可將本利都存入銀行,已知銀行月息為2.4%,如果下月初出售,可獲利120元,但要付5元保管費,試問這批貨何時出售最好(本月初還是下月初)?請說明理由.
部分答案:
模擬電路
1、基爾霍夫定理的內(nèi)容是什么?
基爾霍夫定律包括電流定律和電壓定律
電流定律:在集總電路中,任何時刻,對任一節(jié)點,所有流出節(jié)點的支路電流的代數(shù)和恒等于零。
電壓定律:在集總電路中,任何時刻,沿任一回路,所有支路電壓的代數(shù)和恒等于零。
2、描述反饋電路的概念,列舉他們的應(yīng)用。
反饋,就是在電子系統(tǒng)中,把輸出回路中的電量輸入到輸入回路中去。
反饋的類型有:電壓串聯(lián)負(fù)反饋、電流串聯(lián)負(fù)反饋、電壓并聯(lián)負(fù)反饋、電流并聯(lián)負(fù)反饋。
負(fù)反饋的優(yōu)點:降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴(kuò)展放大器的通頻帶,自動調(diào)節(jié)作用。
電壓負(fù)反饋的特點:電路的輸出電壓趨向于維持恒定。
電流負(fù)反饋的特點:電路的輸出電流趨向于維持恒定。
3、有源濾波器和無源濾波器的區(qū)別
無源濾波器:這種電路主要有無源元件R、L和C組成
有源濾波器:集成運放和R、C組成,具有不用電感、體積小、重量輕等優(yōu)點。
集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運放帶寬有限,所以目前的有源濾波電路的工作頻率難以做得很高。
數(shù)字電路
1、同步電路和異步電路的區(qū)別是什么?
同步電路:存儲電路中所有觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所加的時鐘脈沖信號同步。
異步電路:電路沒有統(tǒng)一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與時鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時鐘脈沖同步。
2、什么是"線與"邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求?
將兩個門電路的輸出端并聯(lián)以實現(xiàn)與邏輯的功能成為線與。
在硬件上,要用OC門來實現(xiàn),同時在輸出端口加一個上拉電阻。
由于不用OC門可能使灌電流過大,而燒壞邏輯門。
3、解釋setup和hold time violation,畫圖說明,并說明解決辦法。(威盛VIA2003.11.06上海筆試試題)
Setup/hold time是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間。輸入信號應(yīng)提前時鐘上升沿(如上升沿有效)T時間到達(dá)芯片,這個T就是建立時間-Setup time.如不滿足setup time,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。
保持時間是指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間。如果hold time不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。
建立時間(Setup Time)和保持時間(Hold time)。建立時間是指在時鐘邊沿前,數(shù)據(jù)信號需要保持不變的時間。保持時間是指時鐘跳變邊沿后數(shù)據(jù)信號需要保持不變的時間。如果數(shù)據(jù)信號在時鐘沿觸發(fā)前后持續(xù)的時間均超過建立和保持時間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。
?
4、什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?(漢王筆試)
在組合邏輯中,由于門的輸入信號通路中經(jīng)過了不同的延時,導(dǎo)致到達(dá)該門的時間不一致叫競爭。
產(chǎn)生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象。
解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。
5、名詞:SRAM、SSRAM、SDRAM
SRAM:靜態(tài)RAM
DRAM:動態(tài)RAM
SSRAM:Synchronous Static Random Access Memory同步靜態(tài)隨機(jī)訪問存儲器。它的一種類型的SRAM。SSRAM的所有訪問都在時鐘的上升/下降沿啟動。地址、數(shù)據(jù)輸入和其它控制信號均于時鐘信號相關(guān)。這一點與異步SRAM不同,異步SRAM的訪問獨立于時鐘,數(shù)據(jù)輸入和輸出都由地址的變化控制。
SDRAM:Synchronous DRAM同步動態(tài)隨機(jī)存儲器
6、FPGA和ASIC的概念,他們的區(qū)別。(未知)
答案:FPGA是可編程ASIC。
ASIC:專用集成電路,它是面向?qū)iT用途的電路,專門為一個用戶設(shè)計和制造的。根據(jù)一個用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與門陣列等其它ASIC(Application Specific IC)相比,它們又具有設(shè)計開發(fā)周期短、設(shè)計制造成本低、開發(fā)工具先進(jìn)、標(biāo)準(zhǔn)產(chǎn)品無需測試、質(zhì)量穩(wěn)定以及可實時在線檢驗等優(yōu)點。
7、什么叫做OTP片、掩膜片,兩者的區(qū)別何在?
OTP means one time program,一次性編程
MTP means multi time program,多次性編程
OTP(One Time Program)是MCU的一種存儲器類型
MCU按其存儲器類型可分為MASK(掩模)ROM、OTP(一次性可編程)ROM、FLASHROM等類型。
MASKROM的MCU價格便宜,但程序在出廠時已經(jīng)固化,適合程序固定不變的應(yīng)用場合;
FALSHROM的MCU程序可以反復(fù)擦寫,靈活性很強(qiáng),但價格較高,適合對價格不敏感的應(yīng)用場合或做開發(fā)用途;
OTP ROM的MCU價格介于前兩者之間,同時又擁有一次性可編程能力,適合既要求一定靈活性,又要求低成本的應(yīng)用場合,尤其是功能不斷翻新、需要迅速量產(chǎn)的電子產(chǎn)品。
8、單片機(jī)上電后沒有運轉(zhuǎn),首先要檢查什么?
首先應(yīng)該確認(rèn)電源電壓是否正常。用電壓表測量接地引腳跟電源引腳之間的電壓,看是否是電源電壓,例如常用的5V。
接下來就是檢查復(fù)位引腳電壓是否正常。分別測量按下復(fù)位按鈕和放開復(fù)位按鈕的電壓值,看是否正確。
然后再檢查晶振是否起振了,一般用示波器來看晶振引腳的波形,注意應(yīng)該使用示波器探頭的“X10”檔。另一個辦法是測量復(fù)位狀態(tài)下的IO口電平,按住復(fù)位鍵不放,然后測量IO口(沒接外部上拉的P0口除外)的電壓,看是否是高電平,如果不是高電平,則多半是因為晶振沒有起振。
另外還要注意的地方是,如果使用片內(nèi)ROM的話(大部分情況下如此,現(xiàn)在已經(jīng)很少有用外部擴(kuò)ROM的了),一定要將EA引腳拉高,否則會出現(xiàn)程序亂跑的情況。有時用仿真器可以,而燒入片子不行,往往是因為EA引腳沒拉高的緣故(當(dāng)然,晶振沒起振也是原因只一)。經(jīng)過上面幾點的檢查,一般即可排除故障了。如果系統(tǒng)不穩(wěn)定的話,有時是因為電源濾波不好導(dǎo)致的。在單片機(jī)的電源引腳跟地引腳之間接上一個0.1uF的電容會有所改善。如果電源沒有濾波電容的話,則需要再接一個更大濾波電容,例如220uF的。遇到系統(tǒng)不穩(wěn)定時,就可以并上電容試試(越靠近芯片越好)。
10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試) 常用邏輯電平:TTL、CMOS、LVTTL、LVCMOS、ECL(Emitter Coupled Logic)、PECL(Pseudo/Positive Emitter Coupled Logic)、LVDS(Low Voltage Differential Signaling)、GTL(Gunning Transceiver Logic)、BTL(Backplane Transceiver Logic)、ETL(enhanced transceiver logic)、GTLP(Gunning Transceiver Logic Plus);RS232、RS422、RS485(12V,5V,3.3V);TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V。 cmos的高低電平分別為:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VDD,Vol<=0.1VDD. ttl的為:Vih>=2.0v,Vil<=0.8v;Voh>=2.4v,Vol<=0.4v. 用cmos可直接驅(qū)動ttl;加上拉電阻后,ttl可驅(qū)動cmos.
1、當(dāng)TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
2、OC門電路必須加上拉電阻,以提高輸出的搞電平值。
3、為加大輸出引腳的驅(qū)動能力,有的單片機(jī)管腳上也常使用上拉電阻。
4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。
5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強(qiáng)抗干擾能力。
6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
上拉電阻阻值的選擇原則包括:
1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
2、從確保足夠的驅(qū)動電流考慮應(yīng)當(dāng)足夠小;電阻小,電流大。
3、對于高速電路,過大的上拉電阻可能邊沿變平緩。綜合考慮 以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理 //OC門電路必須加上拉電阻,以提高輸出的搞電平值。 OC門電路要輸出“1”時才需要加上拉電阻 不加根本就沒有高電平 在有時我們用OC門作驅(qū)動(例如 控制一個 LED)灌電流工作時就可以不加上拉電阻 OC門可以實現(xiàn)“線與”運算 OC門就是 集電極 開路 輸出 總之加上拉電阻能夠提高驅(qū)動能力。
11、如何解決亞穩(wěn)態(tài)。(飛利浦-大唐筆試)? 亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內(nèi)達(dá)到一個可確認(rèn)的狀態(tài)。當(dāng)一個觸發(fā)器進(jìn)入亞穩(wěn)態(tài)時,既無法預(yù)測該單元的輸出電平,也無法預(yù)測何時輸出才能穩(wěn)定在某個正確的電平上。在這個穩(wěn)定期間,觸發(fā)器輸出一些中間級電平,或者可能處于振蕩狀態(tài),并且這種無用的輸出電平可以沿信號通道上的各個觸發(fā)器級聯(lián)式傳播下去。
解決方法:
1 降低系統(tǒng)時鐘頻率
2 用反應(yīng)更快的FF
3 引入同步機(jī)制,防止亞穩(wěn)態(tài)傳播
4 改善時鐘質(zhì)量,用邊沿變化快速的時鐘信號
關(guān)鍵是器件使用比較好的工藝和時鐘周期的裕量要大。亞穩(wěn)態(tài)寄存用d只是一個辦法,有時候通過not,buf等都能達(dá)到信號過濾的效果
12、IC設(shè)計中同步復(fù)位與異步復(fù)位的區(qū)別。(南山之橋)
同步復(fù)位在時鐘沿采復(fù)位信號,完成復(fù)位動作。異步復(fù)位不管時鐘,只要復(fù)位信號滿足條件,就完成復(fù)位動作。異步復(fù)位對復(fù)位信號要求比較高,不能有毛刺,如果其與時鐘關(guān)系不確定,也可能出現(xiàn)亞穩(wěn)態(tài)。
13、MOORE 與 MEELEY狀態(tài)機(jī)的特征。(南山之橋)
Moore 狀態(tài)機(jī)的輸出僅與當(dāng)前狀態(tài)值有關(guān), 且只在時鐘邊沿到來時才會有狀態(tài)變化. Mealy 狀態(tài)機(jī)的輸出不僅與當(dāng)前狀態(tài)值有關(guān), 而且與當(dāng)前輸入值有
14、多時域設(shè)計中,如何處理信號跨時域。(南山之橋)
不同的時鐘域之間信號通信時需要進(jìn)行同步處理,這樣可以防止新時鐘域中第一級觸發(fā)器的亞穩(wěn)態(tài)信號對下級邏輯造成影響,其中對于單個控制信號可以用兩級同步器,如電平、邊沿檢測和脈沖,對多位信號可以用FIFO,雙口RAM,握手信號等。 跨時域的信號要經(jīng)過同步器同步,防止亞穩(wěn)態(tài)傳播。例如:時鐘域1中的一個信號,要送到時鐘域2,那么在這個信號送到時鐘域2之前,要先經(jīng)過時鐘域2的同步器同步后,才能進(jìn)入時鐘域2。這個同步器就是兩級d觸發(fā)器,其時鐘為時鐘域2的時鐘。這樣做是怕時鐘域1中的這個信號,可能不滿足時鐘域2中觸發(fā)器的建立保持時間,而產(chǎn)生亞穩(wěn)態(tài),因為它們之間沒有必然關(guān)系,是異步的。這樣做只能防止亞穩(wěn)態(tài)傳播,但不能保證采進(jìn)來的數(shù)據(jù)的正確性。所以通常只同步很少位數(shù)的信號。比如控制信號,或地址。當(dāng)同步的是地址時,一般該地址應(yīng)采用格雷碼,因為格雷碼每次只變一位,相當(dāng)于每次只有一個同步器在起作用,這樣可以降低出錯概率,象異步FIFO的設(shè)計中,比較讀寫地址的大小時,就是用這種方法。如果兩個時鐘域之間傳送大量的數(shù)據(jù),可以用異步FIFO來解決問題。 我們可以在跨越Clock Domain 時加上一個低電平使能的Lockup Latch 以確保Timing能正確無誤。
?
?
華為公司面試題(硬件,筆試題)
一 選擇 13個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數(shù)字電路,信號與系統(tǒng),微機(jī)原理,網(wǎng)絡(luò),數(shù)字信號處理有關(guān)于1.微分電路2.CISC,RISC3.數(shù)據(jù)鏈路層
二 填空 10個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數(shù)字電路,信號與系統(tǒng),微機(jī)原理,網(wǎng)絡(luò),數(shù)字信號處理 有關(guān)于1.TIC6000 DSP2.二極管3.RISC4.IIR 三 簡答 1.x(t)的傅立葉變換為X(jw)=$(w) $(w-PI) $(w-5) h(t)=u(t)-u(t-2) 問: (1),x(t)是周期的嗎? (2),x(t)*h(t)是周期的嗎? (3),兩個非周期的信號卷積后可周期嗎? 2.簡述分組交換的特點和不足 四 分析設(shè)計 1.波形變換題目 從正弦波->方波->鋸齒波->方波,設(shè)計電路 2.74161計數(shù)器組成計數(shù)電路,分析幾進(jìn)制的 3.用D觸發(fā)器構(gòu)成2分頻電路 4.判斷MCS-51單片機(jī)的指令正確還是錯誤,并指出錯誤原因 (1) MUL R0,R1 (2) MOV A,@R7 (3) MOV A,#3000H (4) MOVC @A DPTR,A (5) LJMP #1000H () 5.MCS-51單片機(jī)中,采用12Mhz時鐘,定時器T0采用模式1(16位計數(shù)器),請問在下面程序中,p1.0的輸出頻率 MOV TMOD,#01H SETB TR0 LOOP:MOV TH0,#0B1H MOV TL0,#0E0H LOOP1:JNB TF0,LOOP1 CLR TR0 CPL P1.0 SJMP LOOP
邁瑞硬件工程師筆試(北京,2007.11.3)
宣講會說的三日上午短信、郵件通知,但短信下午兩點多才收到,上午收到郵件,好像是半夜3、4點發(fā)出的。 原來說的考一個半小時,但是估計題簡單,改為一個小時。 考官查證件什么的比較嚴(yán),霸王考貌似有難度。
1、某存儲器地址線長度為行10和列8,每個單位32bit,存儲量是 __ Byte。
2、給出描述,判斷三極管的工作狀態(tài)。
3、摩爾定律是什么,對硬件開發(fā)有何影響。
4、八位二進(jìn)制補碼表示范圍 __ 到 __ 。兩個補碼表示的數(shù)11110101和00001011積是多少 __ (十進(jìn)制) __ (十六進(jìn)制) __ (八進(jìn)制)。
5、一個簡單的運放電路(放大倍數(shù)為有限值!)的輸出。
6、RLC振蕩電路,關(guān)于電流i(t)的輸入方程和輸出方程(U=10 V,R=100 Ohm,L=0.1 H,C=1uF,初始狀態(tài)為0)。
7、英譯中:關(guān)于嵌入式系統(tǒng)。
8、智力題 有甲乙車站,之間有丙車站,甲乙均每隔10分鐘發(fā)車一次,但兩站發(fā)車時間不一定一致。某人下班后去丙站,哪趟車先到坐哪趟。100天中,大 約90天到達(dá)甲站,10天到達(dá)乙站。問丙站列車時刻表。
9、三選一,可多做
(一)已給出一個系統(tǒng)的對數(shù)幅頻特性折線圖(比較簡單),
問:
(1)f=1000Hz時,20lg|A|~=?fai=?
(2)引入負(fù)反饋1(對傳輸函數(shù)影響忽略),是否震蕩?
(3)保證系統(tǒng)穩(wěn)定,負(fù)反饋最大多少?
?
(二)用FSB(好像是這個)解碼什么的。。。
(三)Intel某個芯片的一些問題,三種工作狀態(tài),各個狀態(tài)下的一些操作。。。 后面有個編程題,好像是屬于(三),不會做,沒有多看。
?
【開放問題】: 描述你做過的一個項目的結(jié)構(gòu)框圖(硬件/軟件),簡要介紹之,性能要求都有什么,遇到什么問題如何解決的? btw:走的時候發(fā)現(xiàn)黑板上寫的:可以在最后一頁寫點建議什么的,說是給邁瑞一次機(jī)會,暗含是給答得不好的自己一次機(jī)會吧。 (盡量回憶,希望對各位有用)
?
硬件工程師
1.設(shè)計一個4輸入的7段LED驅(qū)動器,并寫出testbench
2.解釋什么叫phase noise和jitter,怎樣盡量減小jitter 解釋什么叫skew,怎樣盡量減小skew
3.選作其一 1)解釋什么是cpu的實模式,什么是保護(hù)模式 2)解釋什么是ADC的INL和DNL5a880faf6f?應(yīng)屆生求職網(wǎng)YingJieSheng.COM?c350ade2a4 4.英文作文,你最喜歡什么課?你學(xué)到了什么?為什么?200 words以上
模擬工程師 1.比較理想運放和非理想運放的參數(shù)放大倍數(shù),輸入阻抗,輸出阻抗,噪聲,帶寬 2.比較非理想有反饋運放和非理想無反饋運放的參數(shù)放大倍數(shù),輸入阻抗,輸出阻抗,帶寬 3.如果要設(shè)計一個正弦波發(fā)生器的輸出級電路,正弦波峰峰值10V,頻率10MHz,負(fù)載100歐姆.可能會碰到哪些困難?如何解決? 4.英文作文,比較電子工程和其他如機(jī)械工程,生物工程的優(yōu)勢
?
華為硬件筆試題 2006-09-30 13:01
一 選擇 13個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數(shù)字電路,信號與系統(tǒng),微機(jī)原理,網(wǎng)絡(luò),數(shù)字信號處理 有關(guān)于 1.微分電路 2.CISC,RISC 3.數(shù)據(jù)鏈路層 二 填空 10個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數(shù)字電路,信號與系統(tǒng),微機(jī)原理,網(wǎng)絡(luò),數(shù)字信號處理有關(guān)于 1.TIC6000 DSP 2.二極管 3.RISC 4.IIR 三 簡答 1.x(t)的傅立葉變換為X(jw)=$(w)+$(w-PI)+$(w-5) h(t)=u(t)-u(t-2) 問: (1),x(t)是周期的嗎? (2),x(t)*h(t)是周期的嗎? (3),兩個非周期的信號卷積后可周期嗎? 2.簡述分組交換的特點和不足 四 分析設(shè)計 1.波形變換題目從正弦波->方波->鋸齒波->方波,設(shè)計電路 2.74161計數(shù)器組成計數(shù)電路,分析幾進(jìn)制的 3.用D觸發(fā)器構(gòu)成2分頻電路 4.判斷MCS-51單片機(jī)的指令正確還是錯誤,并指出錯誤原因 (1) MUL R0,R1 (2) MOV A,@R7 (3) MOV A,#3000H (4) MOVC @A+DPTR,A (5) LJMP #1000H () 5.MCS-51單片機(jī)中,采用12Mhz時鐘,定時器T0采用模式1(16位計數(shù)器),請問在下面程序中,p1.0的輸出頻率 MOV TMOD,#01H SETB TR0 LOOP:MOV TH0,#0B1H MOV TL0,#0E0H LOOP1:JNB TF0,LOOP1 CLR TR0 CPL P1.0 SJMP LOOP 華為硬件面試題 2006-09-30 13:02 全都是幾本模電數(shù)電信號單片機(jī)題目 1.用與非門等設(shè)計全加法器 2.給出兩個門電路讓你分析異同 3.名詞:sram,ssram,sdram (SRAM是靜態(tài)隨機(jī)存儲器,DRAM是動態(tài)隨機(jī)存儲器!SDRAM是同步動態(tài)隨機(jī)存儲器,SSRAM就是同步靜態(tài)隨機(jī)存儲器!) 4.信號與系統(tǒng):在時域與頻域關(guān)系 5.信號與系統(tǒng):和4題差不多 6.晶體振蕩器,好像是給出振蕩頻率讓你求周期(應(yīng)該是單片機(jī)的,12分之一周期.. ..) 7.串行通信與同步通信異同,特點,比較 8.RS232c高電平脈沖對應(yīng)的TTL邏輯是?(負(fù)邏輯?) 9.延時問題,判錯 10.史密斯特電路,求回差電壓 11.VCO是什么,什么參數(shù)(壓控振蕩器?) 12. 用D觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)圖 13. 什么耐奎斯特定律,怎么由模擬信號轉(zhuǎn)為數(shù)字信號 14. 用D觸發(fā)器做個4進(jìn)制的計數(shù) 15.那種排序方法最快?
?
華為C語言
1、局部變量能否和全局變量重名?
答:能,局部會屏蔽全局。要用全局變量,需要使用"::"
局部變量可以與全局變量同名,在函數(shù)內(nèi)引用這個變量時,會用到同名的局部變量,而不會用到全局變量。對于有些編譯器而言,在同一個函數(shù)內(nèi)可以定義多個同名的局部變量,比如在兩個循環(huán)體內(nèi)都定義一個同名的局部變量,而那個局部變量的作用域就在那個循環(huán)體內(nèi)。
2、如何引用一個已經(jīng)定義過的全局變量?
答:extern
可以用引用頭文件的方式,也可以用extern關(guān)鍵字,如果用引用頭文件方式來引用某個在頭文件中聲明的全局變理,假定你將那個變寫錯了,那么在編譯期間會報錯,如果你用extern方式引用時,假定你犯了同樣的錯誤,那么在編譯期間不會報錯,而在連接期間報錯。
3、全局變量可不可以定義在可被多個.C文件包含的頭文件中?為什么?
答:可以,在不同的C文件中以static形式來聲明同名全局變量。
可以在不同的C文件中聲明同名的全局變量,前提是其中只能有一個C文件中對此變量賦初值,此時連接不會出錯
4、語句for( ;1 ;)有什么問題?它是什么意思?
答:和while(1)相同。
5、do……while和while……do有什么區(qū)別?
答:前一個循環(huán)一遍再判斷,后一個判斷以后再循環(huán)
6、請寫出下列代碼的輸出內(nèi)容
| 以下是引用片段: #include main() { int a,b,c,d; a=10; b=a++; c=++a; d=10*a++; printf("b,c,d:%d,%d,%d",b,c,d); return 0; } |
答:10,12,120
7、static全局變量與普通的全局變量有什么區(qū)別?static局部變量和普通局部變量有什么區(qū)別?static函數(shù)與普通函數(shù)有什么區(qū)別?
全局變量(外部變量)的說明之前再冠以static 就構(gòu)成了靜態(tài)的全局變量。全局變量本身就是靜態(tài)存儲方式, 靜態(tài)全局變量當(dāng)然也是靜態(tài)存儲方式。這兩者在存儲方式上并無不同。這兩者的區(qū)別雖在于非靜態(tài)全局變量的作用域是整個源程序,當(dāng)一個源程序由多個源文件組成時,非靜態(tài)的全局變量在各個源文件中都是有效的。而靜態(tài)全局變量則限制了其作用域,即只在定義該變量的源文件內(nèi)有效,在同一源程序的其它源文件中不能使用它。由于靜態(tài)全局變量的作用域局限于一個源文件內(nèi),只能為該源文件內(nèi)的函數(shù)公用,因此可以避免在其它源文件中引起錯誤。
從以上分析可以看出,把局部變量改變?yōu)殪o態(tài)變量后是改變了它的存儲方式即改變了它的生存期。把全局變量改變?yōu)殪o態(tài)變量后是改變了它的作用域,限制了它的使用范圍。
static函數(shù)與普通函數(shù)作用域不同。僅在本文件。只在當(dāng)前源文件中使用的函數(shù)應(yīng)該說明為內(nèi)部函數(shù)(static),內(nèi)部函數(shù)應(yīng)該在當(dāng)前源文件中說明和定義。對于可在當(dāng)前源文件以外使用的函數(shù),應(yīng)該在一個頭文件中說明,要使用這些函數(shù)的源文件要包含這個頭文件
static全局變量與普通的全局變量有什么區(qū)別:static全局變量只初使化一次,防止在其他文件單元中被引用;
static局部變量和普通局部變量有什么區(qū)別:static局部變量只被初始化一次,下一次依據(jù)上一次結(jié)果值;
static函數(shù)與普通函數(shù)有什么區(qū)別:static函數(shù)在內(nèi)存中只有一份,普通函數(shù)在每個被調(diào)用中維持一份拷貝
8、程序的局部變量存在于(堆棧)中,全局變量存在于(靜態(tài)區(qū) )中,動態(tài)申請數(shù)據(jù)存在于( 堆)中。
9、設(shè)有以下說明和定義:
typedef union {long i; int k[5]; char c;} DATE;
struct data { int cat; DATE cow; double dog;} too;
DATE max;
則語句 printf("%d",sizeof(struct date)+sizeof(max));的執(zhí)行結(jié)果是:___52____
答:DATE是一個union, 變量公用空間. 里面最大的變量類型是int[5], 占用20個字節(jié). 所以它的大小是20
data是一個struct, 每個變量分開占用空間. 依次為int4 + DATE20 + double8 = 32.
所以結(jié)果是 20 + 32 = 52.
當(dāng)然...在某些16位編輯器下, int可能是2字節(jié),那么結(jié)果是 int2 + DATE10 + double8 = 20
10、隊列和棧有什么區(qū)別?
隊列先進(jìn)先出,棧后進(jìn)先出
。。。后面還有更精彩的內(nèi)容
一步一步的看下來,發(fā)現(xiàn)這些題目都很變態(tài),對C語言的初學(xué)者來說能答出幾題就非常意外了。但是以華為選拔人才的標(biāo)準(zhǔn)來看,去參加應(yīng)聘的人就應(yīng)該把自己放在一個高水平的起點,能答出這些題目說明已經(jīng)對C語言有非常深入的理解了,除非是像我一樣已經(jīng)看過這些題目的答案了=*_*=
全部看完之后對于自身也是一個提高,里面有一些自己已經(jīng)知道的,有一些比較模糊的看過答案后比以前更清楚了,還有一些以前不知道的看了也是一個補充,總之收獲頗豐。真正能夠把C語言的語法掌握透徹就看對這些題的理解了,但這只是C語言的基礎(chǔ),憑這些在C語言編程上面基本上不會犯什么語法錯誤了。還有更深入的東西是需要自己去不斷鉆研的
轉(zhuǎn)載于:https://www.cnblogs.com/feng-bxr/articles/2889418.html
總結(jié)
以上是生活随笔為你收集整理的硬件工程师在笔试中容易遇到的题目的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: ScaleGestureDetector
- 下一篇: Duplicate entry...fo