【数字逻辑设计】组合电路
生活随笔
收集整理的這篇文章主要介紹了
【数字逻辑设计】组合电路
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
組合電路的功能規范表示當前各種輸入值和輸出值。
組合電路的時序規范表示從輸入到輸出延遲的最大值和最小值。
組合電路的遞歸定義:
- 每個組件本身都是組合電路。
- 每個電路結點或者是一個電路的輸入,或者僅僅連接到一個電路組件的一個輸出端口。
- 電路不能包含回路:經過電路的每條路徑最多只能經過每個電路結點一次。
下面用一些例子說明:
例1:
是組合電路
說明:沒毛病。
例2:
不是組合電路
理由:形成回路——異或門的輸出返回一個輸入端,從n4開始通過異或門到n5再返回n4是一個回路。
例3:
是組合電路
說明:沒毛病。
例4:
不是組合電路
理由:結點n6同時連接I3、I4的輸出端。
例5:
是組合電路
說明:兩個組合電路連接成的大的組合電路,沒毛病。
例6:
不符合組合電路的組成規則
理由:有一個回路通過兩個組件(具體是不是組合電路需要依據組件具體功能而定)。
總結
以上是生活随笔為你收集整理的【数字逻辑设计】组合电路的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: Updatepanel与Jquery合用
- 下一篇: 【数据结构与算法】二项队列的Java实现