基于FPGA的图像增强系统的verilog开发(3000+字)
生活随笔
收集整理的這篇文章主要介紹了
基于FPGA的图像增强系统的verilog开发(3000+字)
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
在進行FPGA設計的時候,我們需要主要以下幾個方面:
第一:關于圖片大小的統一
這里,我們主要對你的直方圖均衡算法進行FPGA的硬件的實現,這里,我們將圖像的大小統一為100*100,這樣的話,方便后期的同一處理,因為在FPGA內部進行處理的時候,由于硬件的實現不像MATLAB那么的靈活,所以需要對各個參數進行固定寫死。這里設置100*100比較合適。
運行:中的main函數,可以將四個圖片同一為100*100大小的圖片,然后保存為串行的數據,保存到存儲器中。
第二:關于圖像的存儲,由于我這邊只有V5的開發板,然后看了下手冊,發現兩個的SDRAM還是有很大差別的,所以為了你拿到程序之后能立刻的運行,這里使用FPGA內部存儲器進行保存,其操作方法和外部的SDRAM是完全相同的,也是通過地址的讀寫進行操作的。所以這里不影響你寫論文。這就是相當于使用FPGA內部的SDRAM,其地址讀寫等一些基本的存儲器的操作過程是完全相同的。
總結
以上是生活随笔為你收集整理的基于FPGA的图像增强系统的verilog开发(3000+字)的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 基于小波变换的图像解压缩
- 下一篇: 基于FPGA的通用8251串行异步收发器