数电:逻辑门
邏輯門電路分類
1.按邏輯功能的不同:與門、或門、非門、異或門、與非門、或非門、與或非門
2.按電路結(jié)構(gòu)的不同:TTL集成門電路(輸入端和輸出端都用三極管的邏輯門電路)和CMOS集成門電路(用互補(bǔ)對稱的MOS管構(gòu)成的邏輯門電路)
3.按功能特點(diǎn)的不同:普通門(推拉式輸出)、輸出開路門、三態(tài)門、MOS傳輸門
電平
正邏輯:一般高電平為3.5V~5V,低電平為0~3V
負(fù)邏輯:一般高電平為0V~3V,低電平為3.5~5V
與門電路
| A | B | Y |
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |
只有當(dāng)全輸入1時才輸出1,否則為0? ?Y=AB
或門電路
| A | B | Y |
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |
?
?只要輸入有1,就輸出1,否則為0? ? ?Y=A+B
非門電路
?
?
?異或門電路
| A | B | F |
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |
?
輸入相異,輸出為1
同或門電路
輸入相同,輸出為1
?與非門
?
?有0出1,全1出0
或非門
有1出0,全0出1
OC門(TTL電路)
集電極開路的門電路:1.加上拉電阻和電源,可以增加驅(qū)動能力(注意灌電流,芯片所能承受的最大電流)2.實(shí)現(xiàn)線與邏輯(兩個或多個輸出信號連接在一起實(shí)現(xiàn)與邏輯)
OD門(CMOS電路)
漏極開路的門電路
三態(tài)輸出門
具有三種狀態(tài)的門電路,分別為高電平,低電平,高阻態(tài)
CMOS傳輸門
1.功耗極低 2.抗干擾能力強(qiáng) 3.電源電壓范圍寬 4.輸出信號擺幅大 5.輸入阻抗高 6.帶負(fù)載能力強(qiáng)?
閑置輸入端的處理
與門和與非門:接正電源或與有用輸入端并接
或門和或非門:接地或與有用輸入端并接
CMOS:與有用輸入端并接(工作頻率低的場合)
TTL電路輸入端懸空時相當(dāng)于輸入高電平,CMOS電路多余輸入端不允許懸空
集成邏輯門電路的選用
1.工作頻率要求(高低電平翻轉(zhuǎn)所需時間)
2.輸入電源電壓要求
3.功耗問題
4.電平翻轉(zhuǎn)對輸入電壓的要求
5.注意灌電流和拉電流(驅(qū)動外接電路所能輸出的最大電流)
總結(jié)
- 上一篇: es 主要内存使用大户
- 下一篇: 红遍全网的SD-WAN,到底是什么?