生活随笔
收集整理的這篇文章主要介紹了
IP核之FIFO
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
IP核之FIFO
- FIFO(first input first output 或者 first in first out),先入先出隊列,是一種數字電路中常用的緩沖器,先進入的數據或者命令會先出來,后進入的數據或者命令會后出來,不改變數據的先后順序。
- 無論多大的緩沖區都可能會被裝滿。當裝滿后,再次進行載入時,就會出現錯誤(覆蓋或者丟失),所以緩沖區會給予外部標志信號,表明自己的狀態。
- FIFO 的輸入和輸出的速率可以是不相同的,這就為我們解決多bit 數據線跨時鐘域的問題提供了方法。
- 對于輸入端口來說,只要 FIFO 中還有空余位置,就可以寫入數據;對于輸出端口來說,只要 FIFO 中還有數據,就可以讀出數據。
- 寫一側的所有信號都同步于寫時鐘,讀一側的所有信號都同步
于讀時鐘。
設計要求:設計寬度為 8、緩沖深度為 256、輸入速率為 100MHz、輸出速率為 50MHz 和各類標志信號的 FIFO。
設計原理:FPGA 內部沒有 FIFO 的電路,實現原理為利用 FPGA 內部SRAM 和可編程邏輯實現。
架構設計和信號說明:此模塊命名為 fifo_test, my_fifo 為調用的 ip core。
總結
以上是生活随笔為你收集整理的IP核之FIFO的全部內容,希望文章能夠幫你解決所遇到的問題。
如果覺得生活随笔網站內容還不錯,歡迎將生活随笔推薦給好友。