CPLD
??????? 復雜可編程邏輯器件(Complex Programmable Logic Device, CPLD),CPLD適合用來實現各種運算和組合邏輯(combinational logic)。一顆CPLD內等于包含了數顆的PAL(可編程陣列邏輯),各PAL(邏輯區塊)間的互接連線也可以進行程序性的規劃。
???????? 1984 年Altera 公司發明世界上第一款可編程邏輯器件。FPGA是1985 Xilinx公司發明的。Lattice公司發明的系統可編程(In System Program,ISP)技術極大地擴展了CPLD的應運范圍。
???????? 從結構工藝講,CPLD多為乘積項結構,具體實現上就是所謂的宏單元(Micro-cell),包含EEPROM、Flash和反熔絲等不同工藝。FPGA多為查找表(LUT)加寄存器結構,實現工藝多為SRAM,也包含Flash、Anti-Fuse等工藝。
??????? 在延時方面,CPLD的Pin to Pin 延時是固定的, FPGA的Pin to Pin 延時是不可預測的。互連結構和連線資源方面,CPLD采用集總式互連結構,相對布線資源有限,CPLD產連線式布線結構決定了它的時序延遲是均勻的和可預測的。FPGA采用分布式結構決定了其延遲的不可預測性,使時序更難規劃。
??????? 目前CPLD市場主要由Altera、Xilinx、 Lattice占領。Xilinx的CoolRunner-II CPLD,Altera的MAX II,Lattice的ispMACH等都在生活中有很大的應用。
???????? Altera的從MAX II 系列開始CPLD已經不采用傳統的宏單元MC結構,而是采用查找表LUT結構,基于Flash存儲器編程,系統斷電時編程信息不丟失。MAX II 系列的CPLD特殊的引腳分為三類:GCLK,DEV_OE,DEV_CLRn。內部用CFM配置查找表和寄存器。除了CFM還有8192 bit的UFM,這樣可以不用外接Flash。沒有上電順序要求。
??????? 對開發者而言,CPLD和FPGA區別不大,只是CPLD的資源少一些而已??偟脕碚f,CPLD開發難度低一些,因為資源有限,不可能實現太復雜的功能。所有的資料都在官網給的技術手冊中,包括Handbook,datasheet,application note等。
?
注:
問:Altera 的CPLD和Xilinx的CPLD的區別?
問:MAXⅡ是以LUT來做計算,請問要如何轉換為傳統的CPLD MICRO-CELL?
答:粗略的換算公式為:1個LE = 0.78個宏單元
?
參考文獻:
[1] Altera CPLD的簡介. http://www.hseda.com/fpga/MAX2/BANK.HTM. 2015,08,26.
[2] Complex programmable logic device. https://en.wikipedia.org/wiki/Complex_programmable_logic_device. 2015,08,26.
[3] Altera歷史. https://www.altera.com.cn/about/company/technology.html. 2015,08,26.
[4] Programmable logic device. https://en.wikipedia.org/wiki/Programmable_logic_device. 2015,08,26.
[5] 百度百科. http://baike.baidu.com/link?url=Pvrhmf9R9p2NVAH3_CFe3eMCRVqcDfy3jce6wZMn0WbD1I4VOZfZpbJJSCUyglfvfQjB3znuivK2ETrNwptlgK. 2015,08,26.
轉載于:https://www.cnblogs.com/dpc525/p/4761865.html
總結
- 上一篇: PoW共识机制原理
- 下一篇: 国家一级学会创办的期刊