cpld xilinx 定义全局时钟_Xilinx+CPLD介绍
Xilinx?CPLD
系列產品
1.1
簡
介
Xilinx?CPLD
系列器件包括
XC9500
系列器件、
CoolRunner?XPLA
和
CoolRunner-
Ⅱ系列
器件。
Xilinx
CPLD
器件可使用
Foundation
或
ISE
開發軟件進行開發設計,也可使用專門針
對
CPLD
器件的
Webpack
開發軟件進行設計。
1.1.1
XC9500
系列
CPLD
器件
Xilinx
公司的
CPLD
器件被廣泛地應用在通信系統、網絡、計算機系統及控制系統等電
子系統中。
XC9500
系列
CPLD
器件的
t
PD
最快達
3.5ns
,
宏單元數達
288
個,
可用門數達
6400
個,
系統時鐘可達到
200MHz
。
XC9500
系列器件采用快閃存儲技術
(
FastFLASH
)
,
與
E
2
CMOS
工藝相比,功耗明顯降低。
XC9500
系列產品均符合
PCI
總線規范;含
JTAG
測試接口電路,
具有可測試性;具有在系統可編程(
In?System?Programmable
,
ISP
)能力。
XC9500
系列器件分
XC9500
5V
器件、
XC9500XL
3.3V
器件和
XC9500XV
2.5V
器件
3
種類型,
XC9500
系列可提供從最簡單的
PAL
綜合設計到最先進的實時硬件現場升級的全套
解決方案。表
1-1~
表
1-3
分別列出了
XC9500
、
XC9500XL
和
XC9500XV
系列器件的基本特
征。表
1-4~
表
1-6
則分別列出了
XC9500
、
XC9500XL
和
XC9500XV
器件的封裝和
I/O
引腳
數。其中
f
CNT
代表
16
位計數器操作頻率,
f
sys
表示一般目標系統設計中生成多重功能塊所需
的內部操作頻率。
表
1-1
XC9500
系列器件特征
總結
以上是生活随笔為你收集整理的cpld xilinx 定义全局时钟_Xilinx+CPLD介绍的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: GPS卫星定位接收器的NMEA协议解析
- 下一篇: RTL8812F/RTL8197F修改b