触发器详解——(二)JK触发器
生活随笔
收集整理的這篇文章主要介紹了
触发器详解——(二)JK触发器
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
1、J-K電路結構
J-K觸發器是時鐘邊沿敏感的基本存儲單元。邏輯電路和邏輯符號如下圖所示:
圖1-1:J-K觸發器電路結構
J-K觸發器邏輯符號
2、J-K工作原理
在有效時鐘的脈沖邊沿沒到達時,即clk=0,或者clk=1,或者clk由高電平跳轉到低電平,與非門G3和G4將J與K端的輸入信號屏蔽,觸發器狀態不受輸入信號的影響,維持不變。
在時鐘上升沿信號到來時,觸發器的狀態將會隨著J與K的輸入產生相應的變化。當J=0,K=0時,觸發器的狀態維持不變,Qn=Qn+1.
當J=0,K=1時,觸發器被置成0狀態,當J=1,K=0時,觸發器被置成1狀態,當J=1,K=1時,觸發器翻轉。由此可以得到觸發器的特性表:
表2-1上升沿觸發觸發器特性表
由特性表可以總結出J-K觸發器的特性方程:
由特性方程可知J-K觸發器的狀態轉換圖:
3、Verilog HDL語言描述J-K觸發器
JK觸發器:
module JK_Tri (j,k,clk,Q,Q1);input j,k,clk;output Q,Q1;reg Q;always@(posedge clk)begincase({j,k})2'b00:Q<=Q;2'b01:Q<=2'b0;2'b10:Q<=2'b1;2'b11:Q<=~Q;default:Q<=Q;endcaseendassign Q1=~Q; endmodule測試代碼:
module JK_Tri_t;reg j,k,clk;wire Q,Q1;initialbeginclk=1'b0;forever #10 clk=~clk;endinitial beginj=1'b0;k=1'b0;#10 j=1'b0;k=1'b0;#20 j=1'b0;k=1'b1;#20 j=1'b1;k=1'b0;#20 j=1'b1;k=1'b1;endJK_Tri U1(.j(j),.k(k),.clk(clk),.Q(Q),.Q1(Q1)); endmodule仿真波形
總結
以上是生活随笔為你收集整理的触发器详解——(二)JK触发器的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 小爱音箱显示服务器连接不上,小爱音箱为什
- 下一篇: 放大滤波电路设计