TMAXug ATPG Design Flow
生活随笔
收集整理的這篇文章主要介紹了
TMAXug ATPG Design Flow
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
文章目錄
- 如何啟動tmax運行腳本
本篇博客介紹TMAXug系列的 ATPG Design Flow
ATPG process是一個產生測試向量的過程,讓ATE設備能夠識別到正確的電路與fault 電路。
產生tmax,要產生ATPG需要三個文件:Netlist、Library Models、STIL procedures(SPF)
如何啟動tmax運行腳本
tmax -shell spec_command_file.cmd基本的腳本如下:
set_messages log last_run.log -replace # read design and libraries read_netlist spec_design.v -delete read_netlist /home/vendor/verilog/*.v -noabort report_modules -summary report_modules -error#build design model run_build_model spec_top_level_name report_rules -fail # define clocks and pin constraints add_clocks 1 CLK MCLK SCLK add_clocks 0 resetn iosc14m add_pi_constraints 1 testmode#define scan chains & STIL procedures,perform DRC checks run_drc spec_design.spf report_rules -fail report_nonscan_cells -summary report_buses -summary report_feedback_paths -summary#create patterns set_atpg -aboart 20 -pat 1500 -merge high add_faults -all run_atpg -auto_compresson report_summaries#--- report_faults -level 5 64 -class au -collapse -verbose write_faults faults.all -all -replace write_patterns.v -formate verilog -parallel 2 -replace exit總結
以上是生活随笔為你收集整理的TMAXug ATPG Design Flow的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: DFTug - Architecture
- 下一篇: 关于IC工程师的VIM实际工作技巧