计算机组成原理知识点概叙
第1篇 概論
為了緊跟國際上計算機技術(shù)的新發(fā)展,本書對第1版各章節(jié)的內(nèi)容進行了補充和修改,并增加了例題分析,以加深對各知識點的理解和掌握。本書通過對一臺實際計算機的剖析,使讀者更深入地理解總線是如何將計算機各大部件互連成整機的。
全書共分為4篇,第1篇(第1、2章)介紹計算機的基本組成、發(fā)展及應用;第2篇(第35章)介紹系統(tǒng)總線、存儲器(包括主存儲器、高速緩沖存儲器和輔助存儲器)和輸入輸出系統(tǒng);第3篇(第68章)介紹CPU的特性、結(jié)構(gòu)和功能,包括計算機的算術(shù)邏輯單元、指令系統(tǒng)、指令流水、RISC技術(shù)及中斷系統(tǒng);第4篇(第9、10章)介紹控制單元的功能和設(shè)計,包括時序系統(tǒng)以及采用組合邏輯和微程序設(shè)計控制單元的設(shè)計思想與實現(xiàn)措施。
第1章 計算機系統(tǒng)概論
1.1 計算機系統(tǒng)簡介
1.1.1 計算機的軟硬件概念
1.1.2 計算機系統(tǒng)的層次結(jié)構(gòu)
1.1.3 計算機組成和計算機體系結(jié)構(gòu)
1.2 計算機的基本組成
1.2.1 馮·諾依曼計算機的特點
1.2.2 計算機的硬件框圖
1.2.3 計算機的工作步驟
1.3 計算機硬件的主要技術(shù)指標
1.3.1 機器字長
1.3.2 存儲容量
1.3.3 運算速度
1.4 本書結(jié)構(gòu)
思考題與習題
第2章 計算機的發(fā)展及應用
2.1 計算機的發(fā)展史
2.1.1 計算機的產(chǎn)生和發(fā)展
2.1.2 微型計算機的出現(xiàn)和發(fā)展
2.1.3 軟件技術(shù)的興起和發(fā)展
2.2 計算機的應用
2.2.1 科學計算和數(shù)據(jù)處理
2.2.2 工業(yè)控制和實時控制
2.2.3 網(wǎng)絡(luò)技術(shù)的應用
2.2.4 虛擬現(xiàn)實
2.2.5 辦公自動化和管理信息系統(tǒng)
2.2.6 CAD/CAM/CIMS
2.2.7 多媒體技術(shù)
2.2.8 人工智能
2.3 計算機的展望
思考題與習題
第2篇 計算機系統(tǒng)的硬件結(jié)構(gòu)
第3章 系統(tǒng)總線
3.1 總線的基本概念
3.2 總線的分類
3.2.1 片內(nèi)總線
3.2.2 系統(tǒng)總線
3.2.3 通信總線
3.3 總線特性及性能指標
3.3.1 總線特性
3.3.2 總線性能指標
3.3.3 總線標準
3.4 總線結(jié)構(gòu)
3.4.1 單總線結(jié)構(gòu)
3.4.2 多總線結(jié)構(gòu)
3.4.3 總線結(jié)構(gòu)舉例
3.5 總線控制
3.5.1 總線判優(yōu)控制
3.5.2 總線通信控制
思考題與習題
第4章 存儲器
4.1 概述
4.1.1 存儲器分類
4.1.2 存儲器的層次結(jié)構(gòu)
4.2 主存儲器
4.2.1 概述
4.2.2 半導體存儲芯片簡介
4.2.3 隨機存取存儲器
4.2.4 只讀存儲器
4.2.5 存儲器與CPU的連接
4.2.6 存儲器的校驗
4.2.7 提高訪存速度的措施
4.3 高速緩沖存儲器
4.3.1 概述
4.3.2 Cache-主存地址映射
4.3.3 替換策略
4.4 輔助存儲器
4.4.1 概述
4.4.2 磁記錄原理和記錄方式
4.4.3 硬磁盤存儲器
4.4.4 軟磁盤存儲器
4.4.5 磁帶存儲器
4.4.6 循環(huán)冗余校驗碼
4.4.7 光盤存儲器
思考題與習題
附錄4A 相聯(lián)存儲器
第5章 輸入輸出系統(tǒng)
5.1 概述
5.1.1 輸入輸出系統(tǒng)的發(fā)展概況
5.1.2 輸入輸出系統(tǒng)的組成
5.1.3 I/O設(shè)備與主機的聯(lián)系方式
5.1.4 I/O設(shè)備與主機信息傳送的控制方式
5.2 I/O設(shè)備
5.2.1 概述
5.2.2 輸入設(shè)備
5.2.3 輸出設(shè)備
5.2.4 其他I/O設(shè)備
5.2.5 多媒體技術(shù)
5.3 I/O接口
5.3.1 概述
5.3.2 接口的功能和組成
5.3.3 接口類型
5.4 程序查詢方式
5.4.1 程序查詢流程
5.4.2 程序查詢方式的接口電路
5.5 程序中斷方式
5.5.1 中斷的概念
5.5.2 I/O中斷的產(chǎn)生
5.5.3 程序中斷方式的接口電路
5.5.4 I/O中斷處理過程
5.5.5 中斷服務程序的流程
5.6 DMA方式
5.6.1 DMA方式的特點
5.6.2 DMA接口的功能和組成
5.6.3 DMA的工作過程
5.6.4 DMA接口的類型
思考題與習題
附錄5A ASCⅡ碼
附錄5B BCD碼
附錄5C 奇偶校檢碼
第3篇 中央處理器
第6章 計算機的運算方法
6.1 無符號數(shù)和有符號數(shù)
6.1.1 無符號數(shù)
6.1.2 有符號數(shù)
6.2 數(shù)的定點表示和浮點表示
6.2.1 定點表示
6.2.2 浮點表示
6.2.3 定點數(shù)和浮點數(shù)的比較
6.2.4 舉例
6.2.5 IEEE754標準
6.3 定點運算
6.3.1 移位運算
6.3.2 加法與減法運算
6.3.3 乘法運算
6.3.4 除法運算
6.4 浮點四則運算
6.4.1 浮點加減運算
6.4.2 浮點乘除法運算
6.4.3 浮點運算所需的硬件配置
6.5 算術(shù)邏輯單元
6.5.1 ALU電路
6.5.2 快速進位鏈
思考題與習題
附錄6A 各種進位制
6A.1 各種進位制的對應關(guān)系
6A.2 各種進位制的轉(zhuǎn)換
附錄6B 陣列乘法器和陣列除法器
附錄6C 74181邏輯電路
第7章 指令系統(tǒng)
7.1 機器指令
7.1.1 指令的一般格式
7.1.2 指令字長
7.2 操作數(shù)類型和操作類型
7.2.1 操作數(shù)類型
7.2.2 數(shù)據(jù)在存儲器中的存放方式
7.2.3 操作類型
7.3 尋址方式
7.3.1 指令尋址
7.3.2 數(shù)據(jù)尋址
7.4 指令格式舉例
7.4.1 設(shè)計指令格式應考慮的各種因素
7.4.2 指令格式舉例
7.4.3 指令格式設(shè)計舉例
7.5 RISC技術(shù)
7.5.1 RISC的產(chǎn)生和發(fā)展
7.5.2 RISC的主要特征
7.5.3 RISC和CISC的比較
思考題與習題
第8章 CPU的結(jié)構(gòu)和功能
8.1 CPU的結(jié)構(gòu)
8.1.1 CPU的功能
8.1.2 CPU結(jié)構(gòu)框圖
8.1.3 CPU的寄存器
8.1.4 控制單元和中斷系統(tǒng)
8.2 指令周期
8.2.1 指令周期的基本概念
8.2.2 指令周期的數(shù)據(jù)流
8.3 指令流水
8.3.1 指令流水原理
8.3.2 影響流水線性能的因素
8.3.3 流水線性能
8.3.4 流水線中的多發(fā)技術(shù)
8.3.5 流水線結(jié)構(gòu)
8.4 中斷系統(tǒng)
8.4.1 概述
8.4.2 中斷請求標記和中斷判優(yōu)邏輯
8.4.3 中斷服務程序入口地址的尋找
8.4.4 中斷響應
8.4.5 保護現(xiàn)場和恢復現(xiàn)場
8.4.6 中斷屏蔽技術(shù)
思考題與習題
第4篇 控制單元
第9章 控制單元的功能
9.1 微操作命令的分析
9.1.1 取指周期
9.1.2 間址周期
9.1.3 執(zhí)行周期
9.1.4 中斷周期
9.2 控制單元的功能
9.2.1 控制單元的外特性
9.2.2 控制信號舉例
9.2.3 多級時序系統(tǒng)
9.2.4 控制方式
9.2.5 多級時序系統(tǒng)實例分析
思考題與習題
第10章 控制單元的設(shè)計
10.1 組合邏輯設(shè)計
10.1.1 組合邏輯控制單元框圖
10.1.2 微操作的節(jié)拍安排
10.1.3 組合邏輯設(shè)計步驟
10.2 微程序設(shè)計
10.2.1 微程序設(shè)計思想的產(chǎn)生
10.2.2 微程序控制單元框圖及工作原理
10.2.3 微指令的編碼方式
10.2.4 微指令序列地址的形成
10.2.5 微指令格式
10.2.6 靜態(tài)微程序設(shè)計和動態(tài)微程序程序設(shè)計
10.2.7 毫微程序設(shè)計
10.2.8 串行微程序控制和并行微程序控制
10.2.9 微程序設(shè)計舉例
思考題與習題
附錄10A PC整機介紹
10A.1 主板
10A.1.1 主板的主要組成部件
10A.1.2 CPU芯片及插座(插槽)
10A.1.3 內(nèi)存條插槽
10A.1.4 擴展插
10A.1.5 配套芯片和器件
10A.1.6 主板結(jié)構(gòu)的改進
10A.2 芯片組
10A.2.1 芯片組的功能
10A.2.2 芯片組的組成
總結(jié)
以上是生活随笔為你收集整理的计算机组成原理知识点概叙的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: Access和SQL SERVER两种数
- 下一篇: 计算机组成原理知识点概叙--计算机系统简