【quartus】原理图输入设计详解攻略
Altera公司的Quartus為設計者提供了多種設計輸入方法,包括原理圖輸入、狀態圖輸入、HDL語言描述、網絡表文件等,所不同的是,Quartus可以在一個工程中同時使用VHDL、Verilog語言輸入。這里詳細介紹原理圖輸入設計方法。
工具/原料
-
Quartus II 9.0
步驟/方法
這里我們默認您已經新建好了工程,在【File】菜單下點擊【New】,即彈出用戶設計建立向導,在【New】中選擇【Design Files】-【Block Diagram/Schematic File】原理圖文件輸入
建立原理圖設計文件
調用參數化元件,在繪圖區雙擊鼠標左鍵,即彈出添加符號元件的窗口
分別調用輸入端口“input”和邏輯器件“74138”
繪圖控制操作,使用縮放工具按鈕后,請切換回按鈕(選擇及畫線工具),才能對繪圖進行編輯。
從符號庫中調出需要的輸入、輸出端口,排放整齊
完成畫線連接操作(鼠標放到端點處,會自動捕捉,按下左鍵拖動到目標處,釋放后即完成一次畫線操作)
鼠標左鍵雙擊端口名,如圖示74138電路Y7N端所示,直接輸入用戶自定義的名字即可。74138邏輯測試電路原理圖設計完畢!
在下拉菜單【Processing】中選擇【Start Compilation】,啟動全程編譯
全程編譯分析報告:
選擇Processing/Start Compilation,自動完成分析、排錯、綜合、適配、匯編及時序分析的全過程。
編譯過程中,錯誤信息通過下方的信息欄指示(紅色字體)。雙擊此信息,可以定位到錯誤所在處,改正后在此進行編譯直至排除所有錯誤;
編譯成功后,會彈出編譯報告,顯示相關編譯信息。
QuartusII的編譯器由一系列處理模塊構成;這些模塊負責對設計項目的檢錯、邏輯綜合、結構綜合、輸出結果的編輯配置,以及時序分析;
在這一過程中,將設計項目適配到FPGA/CPLD目標器件中,同時產生多用途的輸出文件,如功能和時序信息文件,器件編程的目標文件;
編譯器首先檢查出工程設計文件中可能的錯誤信息,以供設計者排除,然后產生一個結構化的網表文件表達的電路原理圖文件;
工程編譯完成后,設計結果是否滿足設計要求,可以通過時序仿真來分析;建立波形矢量文件
添加引腳節點,選擇菜單【View】-【Utility Windows】-【Node Finder】命令
在Filter下選擇“Pins:unassigned”,再單擊“List”,列出引腳端口
在Nodes Found下方的列表下選擇所列出的端口,將其拖放到波形文件的引腳編輯區
設置仿真時間長度,選擇菜單【Edit】-【End Time】命令,默認為1us,這里將其設置為100us
設置仿真時間周期,選擇菜單【Edit】-【Grid Size…】命令,默認為10ns,由于競爭冒險的存在,在仿真時信號波形和大量毛刺混疊在一起,影響仿真結果,因此,這里設置為500ns
編輯輸入端口信號,使用窗口縮放(左鍵放大,右鍵縮小)把波形縮放到合適程度
啟動時序仿真,在下拉菜單【Processing】中選擇【Start Simulation】,分析波形可見,與74LS138功能真值表一致,結果正確
END注意事項
-
QuartusII通過“工程(Project)”來管理設計文件,必須為此工程創建一個放置與此工程相關的所有設計文件的文件夾;
-
此文件夾名不宜用中文,也最好不要用數字,應放到磁盤上容易找到的地方,不要放在軟件的安裝目錄中;
-
建立完工程文件夾后再進行后續操作……
總結
以上是生活随笔為你收集整理的【quartus】原理图输入设计详解攻略的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: HDL输入设计详解攻略
- 下一篇: 总线协议之I2C总线时序